Page 29 - Telebrasil - Janeiro/Fevereiro 1993
P. 29
oito a dez instruções por ciclo e dota putador pessoal, dos anos 80; a ar presas, como a Apple, ao sucesso. Pró
das de tecnologia “ pipeline” que an quitetura cliente-servidor em rede lo ximo passo na linha de notebooks se
tes eram o apanágio de máquinas main cal, dos anos 90; e a informação to rão pequenos discos de memória, ti
frame. Objetivamente, o desempe talmente distribuída, com comunica po Winchester, que cada um leva con
nho dos processadores vai evoluir de ções de faixa larga, para o encerrar sigo e conecta a um notebook quan
25 M Hz/0,5 instruções por ciclo/12 do século. O mercado dos computa do dele precisar.
mips, encontrados em 1989, para 400 dores de grande porte ficou para trás, James Martin se deteve nos com
MHz/cinco instruções por ciclo/1500 “ as IBM, Digital, Unisys tiveram pro putadores ligados em rede local (LAN)
mips, aguardados para daqui a oito blemas” e os computadores menores que evoluiram, do compartilhamento
anos. como PCs e notebooks levaram em- de periféricos, para um ambiente CSTP
Os futuros chips vão conter dois, de computação, transacional, para uso
quatro e até oito processadores numa geral. “ Na arquitetura cliente-servi
só pastilha e poderão conduzir, para dor, o cliente nada mais é que um
1998, a máquinas com 16.000 mips módulo de software que requer um
(400 M H z x 5 instruções por ciclo x 8 serviço. Este ele vai obter em qual
processadores p o r ) de capacidade. Os quer ponto do sistema distribuído de
chips conterão não só processadores que fizer parte” . Na prática, cabe ao
para uso geral como outros para pro “ cliente” a apresentação dos serviços
cessar ponto flutuante; para acesso a ao usuário final, a interface homem-
base de dados; para gráficos; para máquina, a lógica da transação e a
efetuar inferências; para gerenciar ví integridadae dos dados. O servidor,
deo; e até para redes neuroniais. O que será uma máquina com um chip
futuro ruma para o processamento óp multiprocessador com processamento
tico ou fotônico. A Texas Instrument paralelo, fica com o acesso, a mani
já lançou um chip integrado conten pulação e os relatórios referentes a
do um misto de arsenieto de gálio e dados.
de técnica CMOS para circuitos lógi Quanto aos sistemas operacionais,
o MS-DOS (micrososft disk operating
cos.
Na organização dos chips em má system) “ é para computadores primi
quinas, o mundo terá visto cinco on tivos e sairá do ar em torno de 1995” ,
das: o main fram e, dos anos 50/60; o devendo permanecer o Unix, OS2
minicomputador, dos anos 70; o com Consuhor .lumes Martin (E), apôs entrevista (IBM) e NT (Microsoft).
com o editor da Revista Tclcbrnsil.
fonte dc chips para suas máquinas em
a Unisys, para aplicações científicas ou
Por falar em gráficas, cm ambiente de poucos usuá ambiente Unix, a Unisys optou pela Intel,
rios. Já os chi ps CISC alcançam melhor que vendeu 20 milhões de chips, em 1991,
Rise e Cise desempenho do que os RISC, ao traba contra menos de 2,5 milhões dos concor
rentes Mac, Mips, Sparc, somados. Os
lharem cm conjunto. O sistema U6000/85,
da Unisys, opera com 26 processadores chips da Intel vão manter compatibilida
CISC, ao passo que o HP900/89 alcança de binária em código objeto (rodável na
- A rivalidade entre RISC c CISC ó 4 processadores RISC. máquina) atingindo a compatibilidade ho
muito mais mercadológica do que tecno O “ tira-teimas” sobre o comportamen je alcançada no mundo dos computado
lógica - argumentou a Unisys que utiliza to de máquinas de diferentes origens são res pessoais.
chips CISC. A empresa cita R. Coldwell, os testes de desempenho (bench mark), A Intel tem investido cada vez mais no
um especialista em informática, que dá ainda que tais medições sejam relativas. aperfeiçoamento de seus chips. Em 1990,
três características da tecnologia RISC (re Equivale a comparar uma fórmula I e um a empresa investiu 600 milhões de dólares
duced instruction set computing): ao me Roll Royce nos itens de velocidade e con em P&D que já eram 780 milhões, 1993.
nos uma instrução é efetuada por ciclo de forto, cada qual leva seu quinhão. Em A Unisys crê que sua aliança estratégica
máquina e há uma menor quantidade de julho de 1992, um destes testes, efetuado com a Intel tem a garantia do futuro.
instruções, com instruções mais simples pela AIM Technology, em ambiente Unix, Já se fala no micro 2000 — ainda em
do que no RISC chegou aos resultados a seguir relatados. protótipo de laboratório— com 100 mi
Já a tecnologia CISC (common ins De 24 categorias analisadas, o compu lhões de transistores, relógio de 250 MHz,
truction set computing), diz Colwell, é cons tador Unisys 6000/65, em tecnologia CISC, velocidades de 2 mil e compatível com
tituída de instruções sofisticadas e neces classificou-se em 19 delas, das quais 10 i386. Tal chip terá numa polegada qua
sitaria de menor acesso à memória. em primeiro lugar. No mesmo certame, a drada, dois processadores vetoriais, qua
No mundo real, chips RISC, como IBM máquina IBM RD6000, de tecnologia tro unidades centrais de processamento,
RS600, HP PA-RISC, Mips R3000e Sparc, CISC, classificou-se em 5 categorias. A memória rápida, área para vídeo e para
operam respectivamente com 184, 140, 78 velocidade do processador, medida em mi teste.
e 70 instruções CISC. O famoso chip i486, lhões de instruções por segundo ou mips,
da Intel, inclui várias instruções RISC e dão resultados próximos. Chips CISC ope
utiliza também instruções CISC. Já chips rando a 33 MHz dão velocidade entre 1 a
CISC, como o Motorola 68040 e o Intel, 20 Mips. Chips RISC operando a 20 e 25
valem-se de 120 e 78 instruções. O próxi MHz resultam em 16 a 20 Mips. A idéia
mo chip da Intel, pentium ou P5, será do chip RISC foi colocar instruções mais
CRISC, incorporando tecnologias RISC utilizadas em uma única pastilha. Hoje já
e CISC. se consegue instruções completas, lógicas
Os chips RISC, com instruções con de ponto flutuante, gerência de memória
densadas, operam de modo mais rápido e momória rápida em um único chip.
que os chips CISC e são ideais, segundo Confrontada com a escolha de uma